查看: 39381
回复: 58
W7500P 促销以太网芯片!硬件TCP/IP+硬件物理层PHY+Cortex-M0处理器...

主题

回复
发表于2017-01-07 09:02:27 | 显示全部楼层
1# 电梯直达

W7500P

超值以太网芯片!!硬件TCP/IP+硬件物理层PHY+Cortex-M0处理器(48MHZ)

官方网址:

http://www.wiznet.co.kr/product-item/w7500p/

采购网址:

http://www.szlcsc.com/product/details_80819.html


手册:w7500p_rm_v103.zip

设计参考原理图:W7500P-Reference-Schematic.rar



1. 纯硬件TCP/IP协议,不用担心网络协议死机、跑飞程序、不稳定的因素。

2. 以太网物理层PHY 节省了硬件成本,节约了PCB板空间,集成度非常高。

3.免费送ARM Cortex-M0内核,48MHZ,48KB的RAM,128KB的Flash

4.供电电压2.7V-5.5V。


社区论坛连接:http://club.szlcsc.com/article/details_1780_1.html


销售单价(含增值税) 1~ 9 片: ¥19.03 / 片
  10~ 29 片: ¥18.86 / 片
  30~ 99 片: ¥18.70 / 片
  100 片以上: ¥18.53 / 片(折合1托盘4632.50元)

W7500P 

W7500P

W7500P同W7500不同点在于其内部将PHY也通过SOC工艺集成进去,使得通过单芯片实现全硬件TCP/IP协议栈接入以太网成为可能,同时也为开发者提供了一套更为简洁的以太网接入方案,简化了硬件单路,优化了设计成本。
W7500P同W7500不同点在于其内部将PHY也通过SOC工艺集成进去,使得通过单芯片实现全硬件TCP/IP协议栈接入以太网成为可能,同时也为开发者提供了一套更为简洁的以太网接入方案,简化了硬件单路,优化了设计成本。

W7500P实现了“MCU + 全硬件TCP/IP协议栈 + MAC + PHY” 支持TCP, UDP, IPv4, ICMP, ARP, IGMP 以及 PPPoE协议,满足用户对整体设计方案的需求。

特点
ARM Cortex-M0
  • 最大时钟频率 48MHz

全硬件TCP/IP核
  • 8个socket
  • 每个socket拥有最大32KBSRAM
  • MII(介质无关接口)

内存
  • Flash:128KB
  • SRAM:16KB到48KB(如32KB socket 缓存已用,最小可用16KB,如果socket缓存未用,最大可用48KB)
  • 用于Boot程序存储的ROM:6KB

内置MAC和PHY

时钟,复位及供给管理
  • POR(上电复位)
  • 供电电压2.7V-5.5V。内部稳压器输出:3.3V到1.5V
  • 8到24MHz的外部晶体振荡器
  • 内部内部8MHz的阻容振荡器
  • 用于CPU时钟的锁相环

ADC
  • 12bit,8ch,1Msps


DMA

  • 6路DMA 控制器
  • 外设: UARTs, SPIs


GPIO

  • 53 I/Os (16 IO x 3ea, 5 IO x 1ea)


调试方式

  • 串行调试 (SWD)


定时器/PWM

  • 看门狗*1 (32位减法计数器)
  • 计时器*4 (32位或16位减法计数器)
  • PWM*8 (带有6位可编程预分频器的32计数器/定时器)


通讯接口


加密

  • 1 RNG (随机数生成器): 32位随机码


封装 : 64 TQFP (7×7 mm)


Overview

The IOP (Internet Offload Processor) W7500P  is the one-chip solution which integrates an ARM Cortex-M0, 128KB Flash and hardwired TCP/IP core & PHYfor various embedded application platform especially requiring ‘Internet of things’.

The TCP/IP core is a market-proven hardwired TCP/IP stack with an integrated Ethernet MAC. The Hardwired TCP/IP stack supports the TCP, UDP, IPv4, ICMP, ARP, IGMP and PPPoE which has been used in various applications for years. W7500P suits best for users who need Internet connectivity for application.


Key Features
ARM Cortex-M0
  • 48MHz maximum frequency

Hardwired TCP/IP Core

  • 8 Sockets
  • SRAM for socket: Max. 32KB
  • MII (Medium-Independent Interface)

PHY

  • IC Plus (IP101G)

Memories

  • Flash: 128 KB
  • SRAM: 16KB to 48 KB ( Min 16KB available if 32KB socket buffer is used, Max 48KB available if no socket buffer is used)
  • ROM for boot code: 6KB

Clock, reset and supply management

  • POR (Power-On Reset)
  • Internal Voltage Regulator : 3.3V to 1.5V
  • 8-to-24MHz external crystal oscillator
  • Internal 8MHz RC Oscillator
  • PLL for CPU clock

ADC

  • 12bit, 8ch, 1Msps

DMA

  • 6-channel DMA controller
  • Peripheral supported: UARTs, SPIs

GPIO

  • 34 I/Os (15 IO x 2ea, 4 IO x 1ea)

Debug mode

  • Serial Wire Debug (SWD)

Timer/PWM

  • 1 Watchdog (32-bit down-counter)
  • 4 Timers (32-bit or 16-bit down-counter)
  • 8 PWMs (32-bit counter/timers with programmable 6-bit prescaler)

Communication Interfaces

  • 3 UART (2 UARTs with FIFO and Flow Control, 1 simple UART)
  • 2 SPI
  • 2 I2C (Master/Slave, Fast-mode (400 kbps))

Crypto

  • 1 RNG (Random Number Generator): 32-bit random number

Package : 64 TQFP (7×7 mm)

Evaluation Board
  • WIZwiki-W7500P
w7500p-02
Technical Materials in WIZwiki

Technical Support

Buy Now
Block Diagram
w7500_block







1. 纯硬件TCP/IP协议,不用担心网络协议死机、跑飞程序、不稳定的因素。

2. 以太网物理层PHY 节省了硬件成本,节约了PCB板空间,集成度非常高。

3.免费送ARM Cortex-M0内核,48MHZ,48KB的RAM,128KB的Flash

4.供电电压2.7V-5.5V。





主题

回复
发表于2017-09-25 15:58:04   |  显示全部楼层
47#
发表于2017-09-25 15:51:05  46# 这个芯片发热效果怎么样?我之前试过CH9121发热有些大
内置了PHY的发热量都挺大的

主题

回复
  • 温馨提示: 标题不合格、重复发帖、发布广告贴,将会被删除帖子或禁止发言。 详情请参考: 社区发帖规则
  • 您当前输入了 0 个文字。还可以输入 8000 个文字。 已添加复制上传图片功能,该功能目前仅支持chrome和火狐

禁言/删除

X
请选择禁言时长:
是否清除头像:
禁言/删除备注:
昵 称:
 
温馨提示:昵称只能设置一次,设置后无法修改。
只支持中文、英文和数字。

举报

X
请选择举报类型:
请输入详细内容:

顶部