结果:找到"立创EDA,线宽,DRC",相关内容1000条
- 立创DRC
- 请问我们自己总结的PCB生产规范是否会和立创PCB的DRC有冲突,立创DRC最低要求什么呀,有没有关于DRC设计要求文档呢
- 所属专栏: PCB设计 标签: 立创DRC 发帖人:哈哈哈哈嘿 发帖时间:2024-01-13 13:13:00
- 立创EDA割裂铺铜,但是DRC检查不出来未连接,希望官方修复
- 如图,使用立创EDA标准版,板子中只有两个网络。网络1用走线连接。网络2想要用铺铜连接,铺完铜后发现两个焊盘并未连接,并且DRC错误为0。这样显然是不正确的,希望官方尽快解决。
- 所属专栏: PCB设计 标签: 立创EDA 铺铜 DRC 发帖人:电子设计小梁 发帖时间:2023-10-28 18:22:00
- 立创EDA割裂铺铜,但是DRC检查不出来未连接,希望官方修复
- 如图,使用立创EDA标准版,板子中只有两个网络。网络1用走线连接。网络2想要用铺铜连接,铺完铜后发现两个焊盘并未连接,并且DRC错误为0。这样显然是不正确的,希望官方尽快解决。
- 所属专栏: PCB打样 标签: 立创EDA 铺铜 DRC 发帖人:电子设计小梁 发帖时间:2023-10-28 18:19:00
- PCB保存后,重新打开,铜柱会随机漂移离开锁定的位置
- 用的谷歌浏览器,立创EDA专业版,重新打开,有几率铜柱孔和测试点发生漂移,已遇到过两次
- 所属专栏: PCB设计 标签: 立创EDA在线版 发帖人:白日做梦家 发帖时间:2022-08-30 13:45:00
- DRC总是报错GND网络
- 又来麻烦大家了。这回是DRC总是报GND网络的错,说是该网络连接不完整,但是我检查了网络内的所有引脚,似乎都没有问题,而且GND铺铜也铺了。请大佬指教,谢谢!
- 所属专栏: PCB设计 标签: 立创 drc gnd 发帖人:暂时时空 发帖时间:2020-12-23 11:39:00
- 还是DRC问题,和这个间距杠上了。
- 一个usbc的头,针脚间距按照封装图手动设置成11.8mil,结果还是DRC过不去。问题是其他针脚间距都比11.8mil大,它还说小于DRC间距。请教大佬问题出在哪里?谢谢。
- 所属专栏: PCB设计 标签: drc pcb 立创eda 发帖人:暂时时空 发帖时间:2020-12-20 00:37:00
- 基于立创EDAlayout布线物联网方向
- 原理图请见附件!!!ParkingLock_2020-08-29_20-35-33.rar联系方式:18810639014(微信同号)
- 所属专栏: 项目外包 标签: 立创EDA layout布线 发帖人:正道老师 发帖时间:2020-08-29 20:47:00
- 线宽与DRC的功能问题
- EDA应该再增加一项功能,就是一个网络可以设置规则:线宽范围,最小线宽,最大线宽和一般线宽,这样DRC的时候不会产生令人糟心的一堆×。强迫症受不了。像5V电源,5V主干肯定要宽4A可能要设计到20mil,但是IC的5V电源就应该和引脚一样宽设计为8mil
- 所属专栏: PCB设计 标签: 立创EDA,线宽,DRC 发帖人:IC狂魔 发帖时间:2020-04-04 10:25:00
- 立创EDA布线感觉很别扭,什么时候可以优化一下呢?
- 一直挺支持立创EDA的,也有好几块板子尝试使用立创EDA来绘制。原理图还好,一旦开始布线问题就来了。立创EDA的布线功能非常别扭,特别是走完线后需要调整时更会让人崩溃。对比了AD18和立创EDA的布线操作发现了最让我觉得别扭的地方,发出来探讨一下:1.调整已画好线路时:在有上图这种折线的情况下,沿箭头方向拖动其中一段导线,得到的结果是下图而在立创EDA里执行相同操作依然在折线情况下,沿箭头方向拖动其中一段导线,得到的结果却是反人类的下图2.在画线时:上图的AD中每点击一次鼠标只绘制一段线段,而下图LCEDA中,则是点击一次鼠标绘制两段线段个人感觉比较别扭
- 所属专栏: PCB设计 标签: 立创EDA 布线 发帖人:cqys 发帖时间:2019-03-04 15:46:00
返回