查看: 14018
回复: 6
关于工业级USB转网口的芯片选型

主题

回复
发表于2018-12-08 19:49:55 | 显示全部楼层
1# 电梯直达

最近在找一款USB转网口的芯片。

本来设计的是AX88772C,这个芯片网口支持RMII,Rev-RMII,还可以直接支持Phy出来。

我的项目用的是USB转RMII的,但是这个芯片是商用级别的。

看到Microchip Lan95XX的支持USB转网口的,但是普遍都是集成了USB HUB功能,Lan9500AI直接是Phy差分信号出来了,如果对应我的设备,我还需要额外增加一个Phy芯片,而且还要增加多余的电路。

各位是否可以帮忙推荐一个芯片,工业级宽温,支持USB转以太网RMII的?

感激不尽!


主题

回复
发表于2018-12-09 02:39:04   |  显示全部楼层
2#

看看CH563,南京沁恒芯片;


 内核:

32 位 RISC 指令集 CPU,兼容 ARM V5TE 指令集,支持 16 位 Thumb 指令和增强 DSP 指令,默认
系统主频为 100MHZ。
● FLASH 和 RAM:
CH563 片内 FLASH 最高为 224K,用于保存程序代码,支持写保护。FLASH 闪存拥有 10 万次擦
写、20 年保存能力,支持 ICP/ISP 升级。
片内 SRAM 共 64K,用于数据缓冲。
● DataFlash:
片内 DataFlash 共 28K,用于保存非易失性数据。
● 以太网:
内置 MAC 和基于 DSP 的 10/100Base-TX 快速 Ethernet 收发器(PHY),支持 10/100Mbps 双绞线
网络通讯,兼容 IEEE 802.3,802.3u 和 FDDI-TP-PMD,支持 Wake-On-LAN 功能,收发各独立
的 2K 字节 FIFO,支持 DMA。
每颗芯片都内置 IEEE 分配的唯一 MAC 地址。
● USB:
内置高速 USB 收发器(PHY)和 USB 控制器,支持 USB 2.0,兼容 EHCI,支持主/从模式,支持
高速/全速/低速传输,独立的 2K+64 字节 FIFO,支持 DMA。
● SPI:
2 组 SPI 控制器 SPI0、SPI1,速度可调,最高可达系统频率 SCLK 的一半约 50MHZ,支持输入
输出单工复用。SPI0 支持 Master/Slave 主从模式,32 级 FIFO,支持 DMA;SPI1 只支持主机
模式,16 级 FIFO。
● UART:
2 组兼容 16C550 的异步串口 UART,速度可调,最高达系统主频 SCLK 的八分之一约 16Mbps,
一组支持全部 Modem 信号,16 级 FIFO;另一组只支持 CTS 和 RTS,但支持 9 位串口模式下总
线地址自动比较和 SIR 之 IrDA 编解码,32 级 FIFO。
● ADC:
CH563 最多支持 3 通道 10 位 A/D 转换器,采样率可调,最高达每秒 1M 次,8 级 FIFO,支持设
定参考值在到达后触发中断,支持两通道自动轮测,可用软件对信号进行算法解码,支持 DMA。
● TIMER:
4 组 28 位定时器,支持输入信号宽度采样/信号捕捉(高/低/翻转),支持 PWM 输出,8 级 FIFO,
其中 3 组支持 DMA。
● 被动并口:
提供 1 个 Intel 时序的 8 位被动并口,方便与外部系统进行数据通信。
● 总线接口:
提供 1 个 Intel 时序的总线接口,支持 8 位、16 位、32 位数据读写,读写宽度可调。
● 低功耗睡眠:
支持低功耗睡眠方式,支持部分 GPIO 等外部唤醒。
● 芯片 ID 号:
每个芯片具有 64bit 唯一的 ID 识别号,便于通讯识别或者数据加密。
● GPIO:
LQFP128 封装提供多达 74 个 GPIO 引脚,部分引脚支持上拉电阻、下拉电阻、施密斯输入、两
种驱动能力,部分引脚支持电平或者边沿中断。
● 电源:
CPU 操作电压范围:1.65---1.95V(1.8V±10%);
IO 操作电压范围:3.0---3.6V(3.3V±10%),部分 I/O 口可承受 5V 电压。


主题

回复
  • 温馨提示: 标题不合格、重复发帖、发布广告贴,将会被删除帖子或禁止发言。 详情请参考: 社区发帖规则
  • 您当前输入了 0 个文字。还可以输入 8000 个文字。 已添加复制上传图片功能,该功能目前仅支持chrome和火狐

禁言/删除

X
请选择禁言时长:
是否清除头像:
禁言/删除备注:
昵 称:
 
温馨提示:昵称只能设置一次,设置后无法修改。
只支持中文、英文和数字。

举报

X
请选择举报类型:
请输入详细内容:

顶部