查看: 1189  |  回复: 0
SRAM存储单元读操作分析

主题

回复
发表于2020-04-29 17:36:33 | 显示全部楼层
1# 电梯直达

一个典型的SRAM基本结构中,每个存储单元都通过字线和位线与它所在的行和列中的其它存储单元有电学连接关系。水平方向的连线把所有的存储单元连成一行构成字线,而垂直方向的连线是数据输入和数据输出存储单元的通路,称为位线。每一个存储单元都能通过选择适当的字线和位线被唯一地定位。宇芯有限公司介绍关于SRAM存储器的读操作分析。


  •  

图1 六管单元的读出操作 

SRAM存储单元读操作分析

存储单元的读操作是指被寻址的存储单元将它存储的数据送到相应位线上的操作。图3.5 表示的是进行读操作的一个SRAM单元,两条位线开始都是浮空为高电平。假设当前单元中存储的值为逻辑“1”,即节点A为高电平,节点B为低电平。


读操作开始前,位线BIT和BIT_被预充电,预充电平的典型值是电源电压。读操作过程中字线ROW被驱动到高电平,打开传输管N3 和N4。由于节点A为高电平,节点B为低电平,位线BIT_就会经过N4 和N2 放电,电平逐渐降低;此时,由于N3管源漏电压近似相等,因此只有很小的电流流过,位线BIT会继续保持高电平状态。


随着BIT_的放电,BIT和BIT_之间的差分电压逐渐增大;差分电压增大到一定程度后,灵敏放大器将放大并输出差分电压。但操作有两点需要我们注意:当字线电平升高之后,N4

和N2 的分压作用将使节点B的电平升高,很可能使得N1 导通,从而对节电A放电。如果泄放掉的电荷较少(VGS≥Vth,若泄放电的电荷较多,有可能使得N3 管截止),可能导致N3 打开,位线BIT会放电,增加差分电压的建立时间;如果泄放电的电荷较多,那么P2 就可能成为导通状态,进一步抬高B点的电平,从而使得存储数据从“1”翻转为“0”,即发生所谓的“读翻转”。


主题

回复
  • 温馨提示: 标题不合格、重复发帖、发布广告贴,将会被删除帖子或禁止发言。 详情请参考: 社区发帖规则
  • 您当前输入了 0 个文字。还可以输入 8000 个文字。 已添加复制上传图片功能,该功能目前仅支持chrome和火狐

禁言/删除

X
请选择禁言时长:
是否清除头像:
禁言/删除备注:
昵 称:
 
温馨提示:昵称只能设置一次,设置后无法修改。
只支持中文、英文和数字。

举报

X
请选择举报类型:
请输入详细内容:

顶部